PCB机制造服务多层电路板PCB线路板 免费发布多层电路板信息

PCB线路板

更新时间:2024-05-02 02:11:50 编号:711sll49r0a54c
分享
管理
举报
  • 面议

  • PCB线路板

  • 6年

陈生

18938919530 1036958619

微信在线

产品详情

关键词
PCB线路板
面向地区
全国
阻燃特性
VO板
绝缘层厚度
薄型板
层数
多面
基材
绝缘材料
陶瓷基
绝缘树脂
环氧树脂(EP)

PCB线路板

深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。

PCB高频板布局时需注意的要点
(1)高频电路倾向于具有高集成度和高密度布线。使用多层板既是布线所必需的,也是减少干扰的有效手段。

(2)高速电路装置的引脚之间的引线弯曲越少越好。高频电路布线的引线优选为实线,需要绕线,并且可以以45°折叠线或圆弧折叠。为了满足该要求,可以减少高频信号的外部传输和相互耦合。

(3)高频电路器件的引脚之间的引线越短越好。

(4)高频电路装置的引脚之间的配线层之间的交替越少越好。所谓“尽可能减少层间交叉”是指在组件连接过程中使用的过孔(Via)越少越好,据估计,一个过孔可以带来大约为0.5 pF的分布电容。,减少了过孔数量。可以大大提高速度。

(5)高频电路布线应注意信号线的平行线引入的“交叉干扰”。如果无法避免并行分布,则可以在并行信号线的背面布置大面积的“接地”,以大大减少干扰。同一层中的平行走线几乎是不可避免的,但是在相邻的两层中,走线的方向彼此垂直。

(6)包围特别重要的信号线或本地单元的接地措施,即绘制所选对象的外轮廓。使用此功能,可以在所选的重要信号线上自动执行所谓的“数据包”处理。当然,对于高速系统来说,将此功能用于时钟等组件的本地处理也是非常有益的。

(7)各种类型的信号走线不能形成环路,并且接地线也不能形成电流环路。

(8)应在每个集成电路块附近放置一个高频去耦电容器。

(9)将模拟接地线和数字接地线连接到公共接地线时,应使用高频湍流链路。在高频湍流链的实际组装中,经常使用穿过中心孔的高频铁氧体磁珠,并且在电路原理图中通常没有表示,并且所得的网表不包括此类组件,布线将忽略其存在。响应于此现实,它可以用作原理图中的电感器,并且在PCB组件库中单定义组件封装,并在布线之前将其手动移动到公共接地线的会聚点附近的合适位置。。

(10)模拟电路和数字电路应分开布置。立布线后,电源和地线应连接在一个点上,以避免相互干扰。

(11)在将DSP芯片外程序存储器和数据存储器连接到电源之前,应添加滤波电容器并将其尽可能靠近芯片电源引脚放置,以滤除电源噪声。另外,建议在DSP和片外程序存储器以及数据存储器周围进行屏蔽,以减少外部干扰。

(12)芯片外程序存储器和数据存储器应尽可能靠近DSP芯片放置。同时,布局应合理,以使数据线和地址线的长度基本相同,尤其是当系统中有多个存储器时,应考虑每个存储器的时钟线。时钟输入距离相等,或者可以添加单的可编程时钟驱动器芯片。对于DSP系统,应选择访问速度与DSP相同的外部存储器,否则将无法充分利用DSP的高速处理能力。DSP指令周期为纳秒,因此DSP硬件系统中常见的问题是高频干扰。因此,在制作DSP硬件系统的印刷电路板(PCB)时,应特别注意地址线和数据线。信号线的接线应正确合理。接线时,请尝试使高频线短而粗,并远离易受干扰的信号线,例如模拟信号线。当DSP周围的电路更复杂时,建议将DSP及其时钟电路,复位电路,片外程序存储器和数据存储器组成一个小的系统,以减少干扰。

深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的HDI PCB/软硬结合板服务商之一。

线路板中无论刚性、挠性、刚挠结合多层板,以及用于IC封装基板的模组基板,为电子设备做出贡献。线路板行业在电子互连技术中占有重要地位。

HDI板,是指High Density Interconnect,即高密度互连板,是PCB行业在20世纪末发展起来的一门较新的技术。就是采用增层法及微盲埋孔所制造的多层板。

微孔:在PCB中,直径小于6mil(150um)的孔被称为微孔。

埋孔:BuriedViaHole,埋在内层的孔,在成品看不到,主要用于内层线路的导通,可以减少信号受干扰的几率,保持传输线特性阻抗的连续性。由于埋孔不占PCB的表面积,所以可在PCB表面放置更多元器件。

盲孔:Blind Via,连接表层和内层而不贯通整版的导通孔。

传统的PCB板的钻孔由于受到钻刀影响,当钻孔孔径达到0.15mm时,成本已经非常高,且很难再次改进。而HDI板的钻孔不再依赖于传统的机械钻孔,而是利用激光钻孔技术(所以有时又被称为镭射板。)

HDI板的钻孔孔径一般为3-5mil(0.076-0.127mm),线路宽度一般为3-4mil(0.076-0.10mm),焊盘的尺寸可以大幅度的减小所以单位面积内可以得到更多的线路分布,高密度互连由此而来。

HDI技术的出现,适应并推进了FPC/PCB行业的发展。使得在HDI板内可以排列上更加密集的BGA、QFP等。目前HDI技术已经得到广泛地运用,其中1阶的HDI已经广泛运用于拥有0.5PITCH的BGA的PCB制作中。

HDI技术的发展推动着芯片技术的发展,芯片技术的发展也反过来推动HDI技术的提高与进步。

材料的分类
1、铜箔:导电图形构成的基本材料
2、芯板(CORE):线路板的骨架,双面覆铜的板子,即可用于内层制作的双面板。
3、半固化片(Prepreg):多层板制作不可缺少的材料,芯板与芯板之间的粘合剂,同时起到绝缘的作用。
4、阻焊油墨:对板子起到防焊、绝缘、防腐蚀等作用。
5、字符油墨:标示作用。
6、表面处理材料:包括铅锡合金、镍金合金、银、OSP等等。

当前对应HDI多层板技术进步的基板材料及所用环氧树脂的发展课题。HDI多层板技术发展在未来几年内的发展是:导电电路宽度/间距更细化、导通孔更小化、基板的绝缘层更加薄型化。

这一发展趋势给基板材料制造业提出了以下两大方面的重要课题:如何在HDI多层板的窄间距、微孔化不断深入发展的情况下,它的基板绝缘可靠性、通孔可靠性;如何实现CCL的更加薄型化。

方面课题归结为基板材料的可靠性问题,它由CCL基本性能(包括耐热性、耐离子迁移性、耐湿性、耐TCP性、介电性等)与基板加工性(微孔加工性、电镀加工性)两方面性能的综合体现,而所提及的CCL各方面具体性能都是与CCL用树脂性能相关。

所谓与树脂的相关性,就是环氧树脂应达到3个层的要求:要实现对树脂所需的性能指标;要在一些条件变化下确保这些性能的稳定;要有与其它树脂的共存性好(即互溶性、或反应性、或聚合物合金性好)。


实现CCL薄型化中对其所用的环氧树脂性能要求的技术含量较高。CCL薄型化技术主要是要解决板的刚性提高(便于工艺操作性,机械强度等)、翘曲变形减小的问题,薄型化CCL在工艺研发中,除了在半固化片加工工艺上需要有所改进、创新外,于树脂组成和增强材料技术也是十分关键的方面。

超实用的高频PCB电路设计70问答之一
1、如何选择PCB 板材?

选择PCB板材在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。



2、如何避免高频干扰?

避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。



3、在高速设计中,如何解决信号的完整性问题?

信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。



4、差分布线方式是如何实现的?

差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。



5、对于只有一个输出端的时钟信号线,如何实现差分布线?

要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。



6、接收端差分线对之间可否加一匹配电阻?

接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。



7、为何差分对的布线要靠近且平行?

对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。



8、如何处理实际布线中的一些理论冲突的问题

基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。



晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。



确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 好先用安排走线和 PCB 迭层的技巧来解决或减少 EMI的问题, 如高速信号走内层。后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。



9、如何解决高速信号的手工布线和自动布线之间的矛盾?

现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有的关系。 例如, 走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。



10、关于 test coupon。

test coupon 是用来以 TDR (Time Domain Reflectometer) 测量所生产的 PCB 板的特性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以, test coupon 上的走线线宽和线距(有差分对时)要与所要控制的线一样。 重要的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR 探棒(probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。



11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?

一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。

12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?

是的, 在计算特性阻抗时电源平面跟地平面都视为参考平面。 例如四层板: 顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。



13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?

一般软件自动产生测试点是否满足测试需求看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。



14、添加测试点会不会影响高速信号的质量?

至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin)当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。



15、若干 PCB 组成系统,各板之间的地线应如何连接?

各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子 (此为 Kirchoff current law)。这地层上的电流会找阻抗小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。



16、能介绍一些国外关于高速 PCB 设计的技术书籍和数据吗?

现在高速数字电路的应用有通信网路和计算器等相关领域。在通信网路方面,PCB 板的工作频率已达 GHz 上下,叠层数就我所知有到 40 层之多。计算器相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的高工作频率也已经达到 400MHz (如 Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工艺的需求也渐渐越来越多。 这些设计需求都有厂商可大量生产。



17、两个常被参考的特性阻抗公式:

微带线(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T 为走线的铜皮厚度,H 为走线到参考平面的距离,Er 是 PCB 板材质的介电常数(dielectric constant)。此公式在0.1<(W/H)<2.0 及 1<(Er)<15 的情况才能应用。



带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。此公式在 W/H<0.35 及 T/H<0.25 的情况才能应用。



18、差分信号线中间可否加地线?

差分信号中间一般是不能加地线。因为差分信号的应用原理重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如 flux cancellation,抗噪声(noise immunity)能力等。若在中间加地线,便会破坏耦合效应。



19、刚柔板设计是否需要设计软件与规范?国内何处可以承接该类电路板加工?

可以用一般设计 PCB 的软件来设计柔性电路板(Flexible Printed Circuit)。一样用 Gerber 格式给 FPC厂商生产。由于制造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对小线宽、小线距、小孔径(via)有其**。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。



20、适当选择 PCB 与外壳接地的点的原则是什么?

选择 PCB 与外壳接地点选择的原则是利用 chassis ground 提供低阻抗的路径给回流电流(returning current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将 PCB的地层与 chassis ground 做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。

上一条 8层FPC厂家 下一条20层PCB板加工

留言板

  • PCB线路板
  • 价格商品详情商品参数其它
  • 提交留言即代表同意更多商家联系我

公司资料

深圳市赛孚电路科技有限公司
  • 马志强
  • 广东 深圳
  • 私营有限责任公司
  • 2011-07-26
  • 人民币1000万
  • 301 - 500 人
  • PCB电路板
  • pcb电路板,pcb多层板,hdi线路板,pcb快板
小提示:PCB线路板描述文字和图片由用户自行上传发布,其真实性、合法性由发布人负责。
陈生: 18938919530
在线联系: 1036958619
让卖家联系我