Hisilicon海思HI3519ARFCV100
产品别名 |
HI3519ARFCV100,Hisilicon海思 |
面向地区 |
|
封装 |
BGA |
Hi3519V101 作为新一代行业HD IP摄像机SoC,集成新一代ISP,采用业界新的H.265 视频压缩编码器,同时采用低功耗工艺和低功耗架构设计,这一切将使得Hi3519V101在低码率、高图像质量和低功耗方面持续行业水平。创新性的硬件支持90度/270度旋转功能和镜头几何校正功能,可以满足监控应用的各种场景需求。
Hi3519V101支持3A 算法,用户可以基于此实现包含一体机机芯在内的各种机型设计。集成POR、RTC、Audio Codec并支持多种Sensor 电平及各种时钟输出等功能,将的降低基于Hi3519V101 的 HD IP 摄像机 EBOM 成本。配合海思稳定和易用的SDK 设计,能够支撑客户快速产品量产,并实现 DVR/NVR 和 IP 摄像机的系统布局。
HI3519芯片规格:
处理器核心
- A7 @ 800MHz,32KB I-Cache,32KB D-Cache / 128KB L2缓存
- A17 @ 1.2GHz,32KB I-Cache,32KB D-Cache / 256KB L2缓存
- 霓虹灯加速,集成FPU
- ARM big.LITTLE架构
视频编码
- H.264 BP / MP / HP H.265主要配置文件
- H.265主要配置文件
- H.264 / H.265 I / P /
- MJPEG / JPEG基线
音频编码/解码
- 使用软件符合多种协议的语音编码/解码
- G.711,ADPCM和G.726协议
- AEC,ANR和ALC
音频接口
- 集成音频编解码器,支持16位音频输入和输出
- 用于连接外部音频编解码器的I2S接口
- 立体声麦克风差分输入,降低背景噪音
外围接口
- POR
- 一个集成的RTC
- 一个四通道SAR ADC
- 五个UART接口
- IR接口,I2C接口,SSP主接口,GPIO接口
- 8个PWM接口(4个立接口,4个与其他引脚复用)
- 两个SDIO 3.0 / SDIO3.0接口,支持SDXC
- 一个USB 3.0 / 2.0主机/设备端口
- 一个PCIe2.0主/从模式
- RGMII / RMII / MII,100/1000 Mbit / s全双工或半双工模式,PHY时钟输出和TSO网络加
SDK
- 基于Linux-3.4的SDK
- H.264 / H.265 PC解码库
安全引擎
- 使用硬件的各种加密和解密算法,例如AES,DES和3DES
- RSA1024 / 2048/4096签名验证算法
- 硬件防篡改HASH算法,支持HASH SHA1 / 256,HMAC SHA1 / 256算法
- 集成512Bit OTP存储空间和硬件随机数发生器
查看全部介绍