关键词 |
PCB线路板 |
面向地区 |
全国 |
阻燃特性 |
VO板 |
绝缘层厚度 |
薄型板 |
层数 |
多面 |
基材 |
铜 |
绝缘材料 |
陶瓷基 |
绝缘树脂 |
环氧树脂(EP) |
PCB电路板在今天的生活中发挥着重要作用。它是电子元件的基础和高速公路。就这一点而言,PCB的质量非常关键。
要检查PCB的质量,进行多项可靠性测试。以下段落是对测试的介绍。
1.离子污染测试
目的:检查电路板表面的离子数量,以确定电路板的清洁度是否合格。
方法:使用75%浓度的丙醇清洁样品表面。离子可以溶解到丙醇中,从而改变其导电性。记录电导率的变化以确定离子浓度。
标准:小于或等于6.45ug.NaCl / sq.in
2.阻焊膜的耐化学性试验
目的:检查阻焊膜的耐化学性
方法:在样品表面上滴加qs(量子满意的)二氯甲烷。过一会儿,用白色棉擦拭二氯甲烷。检查棉花是否染色以及焊料面罩是否溶解。
标准:无染料或溶解。
3.阻焊层的硬度测试
目的:检查阻焊膜的硬度
方法:将电路板放在平坦的表面上。使用标准测试笔在船上刮擦一定范围的硬度,直到没有刮痕。记录铅笔的低硬度。
标准:低硬度应6H。
4.剥线强度试验
目的:检查可以剥去电路板上铜线的力
设备:剥离强度测试仪
方法:从基板的一侧剥去铜线至少10mm。将样品板放在测试仪上。使用垂直力剥去剩余的铜线。记录力量。
标准:力应超过1.1N / mm。
5.可焊性测试
目的:检查焊盘和板上通孔的可焊性。
设备:焊锡机,烤箱和计时器。
方法:在105℃的烘箱中将板烘烤1小时。浸焊剂。断然把板到焊料机在235℃,并取出在3秒后,检查的区域焊盘该浸锡。将板垂直放入235℃的焊锡机中,3秒后取出,检查通孔是否浸锡。
标准:面积百分比应大于95.所有通孔应浸锡。
6.耐压测试
目的:测试电路板的耐压能力。
设备:耐压测试仪
方法:清洁并干燥样品。将电路板连接到测试仪。以不100V / s的速度将电压增加到500V DC(直流电)。将其保持在500V DC 30秒。
标准:电路上不应有故障。
7. 玻璃化转变温度试验
目的:检查板的玻璃化转变温度。
设备:DSC(差示扫描量热仪)测试仪,烤箱,干燥机,电子秤。
方法:准备好样品,其重量应为15-25mg。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入DSC测试仪的样品台上,将升温速率设定为20℃/ min。扫描2次,记录Tg。
标准:Tg应150℃。
8. CTE(热膨胀系数)试验
目标:评估板的CTE。
设备:TMA(热机械分析)测试仪,烘箱,烘干机。
方法:准备尺寸为6.35 * 6.35mm的样品。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入TMA测试仪的样品台上,设定升温速率为10℃/ min,终温度设定为250℃记录CTE。
9.耐热性试验
目的:评估板的耐热能力。
设备:TMA(热机械分析)测试仪,烘箱,烘干机。
方法:准备尺寸为6.35 * 6.35mm的样品。将样品在105℃的烘箱中烘烤2小时,然后放入干燥器中冷却至室温。将样品放入TMA测试仪的样品台上,设定升温速率为10℃/ min。将样品温度升至260℃。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的HDI PCB/软硬结合板服务商之一。
线路板中无论刚性、挠性、刚挠结合多层板,以及用于IC封装基板的模组基板,为电子设备做出贡献。线路板行业在电子互连技术中占有重要地位。
HDI板,是指High Density Interconnect,即高密度互连板,是PCB行业在20世纪末发展起来的一门较新的技术。就是采用增层法及微盲埋孔所制造的多层板。
微孔:在PCB中,直径小于6mil(150um)的孔被称为微孔。
埋孔:BuriedViaHole,埋在内层的孔,在成品看不到,主要用于内层线路的导通,可以减少信号受干扰的几率,保持传输线特性阻抗的连续性。由于埋孔不占PCB的表面积,所以可在PCB表面放置更多元器件。
盲孔:Blind Via,连接表层和内层而不贯通整版的导通孔。
传统的PCB板的钻孔由于受到钻刀影响,当钻孔孔径达到0.15mm时,成本已经非常高,且很难再次改进。而HDI板的钻孔不再依赖于传统的机械钻孔,而是利用激光钻孔技术(所以有时又被称为镭射板。)
HDI板的钻孔孔径一般为3-5mil(0.076-0.127mm),线路宽度一般为3-4mil(0.076-0.10mm),焊盘的尺寸可以大幅度的减小所以单位面积内可以得到更多的线路分布,高密度互连由此而来。
HDI技术的出现,适应并推进了FPC/PCB行业的发展。使得在HDI板内可以排列上更加密集的BGA、QFP等。目前HDI技术已经得到广泛地运用,其中1阶的HDI已经广泛运用于拥有0.5PITCH的BGA的PCB制作中。
HDI技术的发展推动着芯片技术的发展,芯片技术的发展也反过来推动HDI技术的提高与进步。
材料的分类
1、铜箔:导电图形构成的基本材料
2、芯板(CORE):线路板的骨架,双面覆铜的板子,即可用于内层制作的双面板。
3、半固化片(Prepreg):多层板制作不可缺少的材料,芯板与芯板之间的粘合剂,同时起到绝缘的作用。
4、阻焊油墨:对板子起到防焊、绝缘、防腐蚀等作用。
5、字符油墨:标示作用。
6、表面处理材料:包括铅锡合金、镍金合金、银、OSP等等。
当前对应HDI多层板技术进步的基板材料及所用环氧树脂的发展课题。HDI多层板技术发展在未来几年内的发展是:导电电路宽度/间距更细化、导通孔更小化、基板的绝缘层更加薄型化。
这一发展趋势给基板材料制造业提出了以下两大方面的重要课题:如何在HDI多层板的窄间距、微孔化不断深入发展的情况下,它的基板绝缘可靠性、通孔可靠性;如何实现CCL的更加薄型化。
方面课题归结为基板材料的可靠性问题,它由CCL基本性能(包括耐热性、耐离子迁移性、耐湿性、耐TCP性、介电性等)与基板加工性(微孔加工性、电镀加工性)两方面性能的综合体现,而所提及的CCL各方面具体性能都是与CCL用树脂性能相关。
所谓与树脂的相关性,就是环氧树脂应达到3个层的要求:要实现对树脂所需的性能指标;要在一些条件变化下确保这些性能的稳定;要有与其它树脂的共存性好(即互溶性、或反应性、或聚合物合金性好)。
实现CCL薄型化中对其所用的环氧树脂性能要求的技术含量较高。CCL薄型化技术主要是要解决板的刚性提高(便于工艺操作性,机械强度等)、翘曲变形减小的问题,薄型化CCL在工艺研发中,除了在半固化片加工工艺上需要有所改进、创新外,于树脂组成和增强材料技术也是十分关键的方面。
PCB多层板表面处理方式
1.热风整平涂布在PCB表面的熔融锡铅焊料和加热压缩空气流平(吹气平整)过程。使其形成抗铜氧化涂层,可提供良好的可焊性。热风焊料和铜在结合处形成铜 - 锡金属化合物,其厚度约为1~2mil;
2.有机抗氧化(OSP)通过化学方法在清洁的裸铜表面上生长一层有机涂层。这种PCB多层板薄膜具有抗氧化,耐热冲击,防潮,以保护铜表面在正常环境下不再生锈(氧化或硫化等);同时,在随后的焊接温度下,焊接用焊剂很容易快速去除;
3.镍金化学在铜表面,涂有厚实,良好的镍金合金电性能,可以保护PCB多层板。很长一段时间不像OSP,它只用作防锈层,它可以用于长期使用PCB并获得良好的电能。此外,它还具有其他表面处理工艺所不具备的环境耐受性;
4.化学镀银沉积在OSP与化学镀镍/镀金之间,PCB多层板工艺简单快速。暴露在炎热,潮湿和污染的环境中仍然提供良好的电气性能和良好的可焊性,但失去光泽。由于银层下没有镍,沉淀的银不具有化学镀镍/浸金的所有良好的物理强度;
5.在PCB多层板表面导体上镀镍金,镀一层镍然后镀一层金,镀镍主要是为了防止金与铜之间的扩散。有两种类型的镀镍金:软金(,这意味着它看起来不亮)和硬金(光滑,坚硬,耐磨,钴和其他元素,表面看起来更亮)。软金主要用于芯片包装金线;硬金主要用于非焊接电气互连。
6.PCB混合表面处理技术选择两种或两种以上表面处理方法进行表面处理,常见的形式有:镍金防氧化,镀镍金沉淀镍金,电镀镍金热风整平,常见形式有:镍金防 - 氧化,镀镍金沉淀镍金,电镀镍金热风整平,重镍和金热风平整。尽管PCB多层板表面处理过程的变化并不显着,并且似乎有些牵强,但应该注意的是,长期缓慢的变化将导致的变化。随着对环境保护的需求不断增加,PCB的表面处理工艺必将在未来发生变化。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。快速的交付以及过硬的产品品质赢得了国内外客户的信任。公司是广东电路板行业协会会员企业,是深圳高新技术认证企业。拥有完善的质量管理体系,先后通过了ISO9001、ISO14000、TS16949、UL、RoHS认证。
盲埋孔板件叠层结构设计原则
1 对于芯板厚度对所有用0.10mm芯板、孔径在0.25mm以下的一阶盲孔,使用100um的RCC,对所有用0.13mm芯板、孔径在0.25mm以下的盲孔,建议客户采用100T的RCC
2 对于N+结构的盲埋孔板件,叠层结构设计应遵循厚度一致或相近(厚度差小于0.20mm),当N或M层叠层结构中介质层厚度≥0.40mm,应采用内层芯板代替,对于多次压合的盲埋孔板件,工程在设计时考虑后一次压合厚度的匹配性。
3 对于盲埋孔电镀控制铜厚请工程备注:平均20um,单点大于18um。
4对于常规FR4材料,如果单张芯板没有盲埋孔结构,不可以使用芯板直接压合方式进行叠层设计,应采用PP+内层芯板方式设计
5 对于二阶HDI流程的板件外层采用负片电镀工艺。(即:外层电镀采用负片电镀、外层图形采用负片工艺,采用内层蚀刻线加工外层线路)
6、对于存在多次压合板件内层芯板预放比例相关规定参照《HDI、机械盲埋孔预放比例事宜》。
7.对于采用PP+内层芯板压合方式的内层板,板件有盲埋孔设计与表面铜厚要求完成1OZ铜厚的用12um铜箔或12um铜箔的RCC,在负片电镀后即可达到要求;
9.对内层要求完成HOZ铜厚用12um铜箔或12um铜箔的RCC,走内层电镀孔工艺,然后走负片工艺蚀刻。
10.板件没有盲埋孔只有铜厚要求的板件,直接用客户所需的铜箔厚度加工即可,不需进行沉铜、电镀加工流程。
11.对于芯板直接压合的板件,如板件需要进行电镀流程,内层芯板尽量采用阴阳铜结构。
12.对于多次压合板件外层补偿请参照《盲孔板外层线路补偿的补充规定》。
13.对所有类型的镀孔工艺(通孔、盲孔、埋孔等),不分板厚、孔径,镀孔菲林焊盘大小统一为:钻刀直径+3mil(即在单边加大1.5mil)。
14.二阶HDI板件不可以含有外层表面处理方式为全板镀金(水金)、金属化包边、金属化槽孔、负焊盘工艺,如有以上要求请沟通。
深圳市赛孚电路科技有限公司成立于2011年,公司由多名电路板行业的级人士创建,是国内的HDI PCB/FPC快件服务商之一。公司成立以来,一直专注样品,中小批量领域。 公司产品广泛应用于通信、工业控制、计算机应用、航空航天、、医疗、测试仪器、电源等各个领域。我们的产品包括:高多层PCB、HDI PCB、PCB高频板、软硬结合板、FPC等特种高难度电路板,专注于多品种,中小批量领域。我们的客户分布各地,目前外销订单占比70%以上。
FPC生产中常用的模切辅材,看看有哪些?
生产FPC的工序繁杂,从开料钻孔到包装出货,中间所需要的工序有20多道,在这漫长的生产过程中,根据客户需求,将用到多种辅材。FPC的基材一般为双面或单面铜箔,这是整个FPC的基础,FPC的电气性能都由它决定。其他辅材只是用来辅助安装与适应使用环境。主要有下面几种:
1、FR4-质地较硬,有0.15-2.0mm的不同厚度,主要用在FPC焊接处的反面,作为加强,方便焊接稳定可靠;
FR-4是一种耐燃材料等级的代号,所代表的意思是树脂材料经过燃烧状态能够自行熄灭的一种材料规格,它不是一种材料名称,而是一种材料等级,因此目般电路板所用的FR-4等级材料就有非常多的种类,但是多数都是以所谓的四功能(Tera-Function)的环氧树脂加上填充剂(Filler)以及玻璃纤维所做出的复合材料。
2、PI胶带-质地较软,可弯曲,主要用在金手指区域的加厚加强,便于插拔;
PI胶带,全名是聚酰亚胺胶带。PI胶带是以聚酰亚胺薄膜为基材,采用进口有机硅压敏胶粘剂,具有耐高低温、耐酸碱、耐溶剂、电气绝缘(H级)、防辐射等性能。适用于电子线路板波峰焊锡遮蔽、保护金手指和电器绝缘、马达绝缘,以及锂电池正负极耳固定。
3、钢片-质地硬,功能与FR4一样,用于焊接处补强,比FR4美观,可接地,硬度较FR4高;
钢片,材料为原装进口不锈钢经热处理精磨加工制成,具有精密度高、拉力度强、光洁度好、有韧性、不易折断的特点。
4、TPX阻胶膜-一款耐高温的树脂阻挡离型膜,用于线路板压合工序,经的工艺设计,可用于阻挡树脂溢出后埋孔和盲通孔的多次层压工序上,具有良好的阻胶、塞孔效果。
5、EIM电磁膜-贴于FPC表面,用于屏蔽信号干扰;
EIM电磁膜是一种通过真空溅射的方法,可以在不同衬底的(PET/PC/玻璃等)基材上镀屏蔽材料,以极低的电阻实现EMI电磁干扰屏蔽。
6、导电胶-用于钢片与FPC的连接压合,导电,可实现钢片接地功能;
导电胶是一种固化或干燥后具有一定导电性的胶粘剂。主要由树脂基体、导电粒子和分散添加剂、助剂等组成。它可以将多种导电材料连接在一起,使被连接材料间形成电的通路。在电子工业中,导电胶已成为一种的新材料。
7、3M胶纸-主要用作于0.4mm及以上厚度的FR4与FPC粘贴,以及FPC与客户产品组装固定;
FPC辅材的使用,终要根据客户的使用环境与功能要求来决定。
超实用的高频PCB电路设计70问答之一
1、如何选择PCB 板材?
选择PCB板材在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
2、如何避免高频干扰?
避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。
3、在高速设计中,如何解决信号的完整性问题?
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
4、差分布线方式是如何实现的?
差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。
5、对于只有一个输出端的时钟信号线,如何实现差分布线?
要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。
6、接收端差分线对之间可否加一匹配电阻?
接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。
7、为何差分对的布线要靠近且平行?
对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。
8、如何处理实际布线中的一些理论冲突的问题
基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。
晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。
确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 好先用安排走线和 PCB 迭层的技巧来解决或减少 EMI的问题, 如高速信号走内层。后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。
9、如何解决高速信号的手工布线和自动布线之间的矛盾?
现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有的关系。 例如, 走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。
10、关于 test coupon。
test coupon 是用来以 TDR (Time Domain Reflectometer) 测量所生产的 PCB 板的特性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以, test coupon 上的走线线宽和线距(有差分对时)要与所要控制的线一样。 重要的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR 探棒(probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。
11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?
一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。
12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?
是的, 在计算特性阻抗时电源平面跟地平面都视为参考平面。 例如四层板: 顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。
13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?
一般软件自动产生测试点是否满足测试需求看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。
14、添加测试点会不会影响高速信号的质量?
至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin)当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。
15、若干 PCB 组成系统,各板之间的地线应如何连接?
各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子 (此为 Kirchoff current law)。这地层上的电流会找阻抗小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。
16、能介绍一些国外关于高速 PCB 设计的技术书籍和数据吗?
现在高速数字电路的应用有通信网路和计算器等相关领域。在通信网路方面,PCB 板的工作频率已达 GHz 上下,叠层数就我所知有到 40 层之多。计算器相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的高工作频率也已经达到 400MHz (如 Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工艺的需求也渐渐越来越多。 这些设计需求都有厂商可大量生产。
17、两个常被参考的特性阻抗公式:
微带线(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T 为走线的铜皮厚度,H 为走线到参考平面的距离,Er 是 PCB 板材质的介电常数(dielectric constant)。此公式在0.1<(W/H)<2.0 及 1<(Er)<15 的情况才能应用。
带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。此公式在 W/H<0.35 及 T/H<0.25 的情况才能应用。
18、差分信号线中间可否加地线?
差分信号中间一般是不能加地线。因为差分信号的应用原理重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如 flux cancellation,抗噪声(noise immunity)能力等。若在中间加地线,便会破坏耦合效应。
19、刚柔板设计是否需要设计软件与规范?国内何处可以承接该类电路板加工?
可以用一般设计 PCB 的软件来设计柔性电路板(Flexible Printed Circuit)。一样用 Gerber 格式给 FPC厂商生产。由于制造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对小线宽、小线距、小孔径(via)有其**。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。
20、适当选择 PCB 与外壳接地的点的原则是什么?
选择 PCB 与外壳接地点选择的原则是利用 chassis ground 提供低阻抗的路径给回流电流(returning current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将 PCB的地层与 chassis ground 做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。